# NCO senoidal implementado con Procesador y Lógica Programable

Guillermo F. Caporaletti

gcaporaletti@fi.uba.ar

Agosto de 2023

Docente: Nicolás Álvarez



Carrera de Especialización en Sistemas Embebidos Curso de Microarquitectura y Softcores

## Índice

| 1.                | Intro        | oducción                                                  | 3  |
|-------------------|--------------|-----------------------------------------------------------|----|
| 1                 | 1.           | Descripción general                                       | 3  |
| 1                 | 2.           | Ecuaciones básicas                                        | 4  |
| 1                 | 3.           | Obtención del incremento correspondiente a una frecuencia | 5  |
| 2. Implementación |              | lementación                                               | 7  |
| 2                 | 2.1.         | Descripción inicial de FPGA                               | 7  |
| 2                 | 2.2.         | Implementación de núcleo IP con interfaz AXI              | 7  |
| 2                 | 2.3.         | Proyecto con ILA para evaluación                          | 9  |
| 3.                | Conclusiones |                                                           | 1  |
| 4.                | Doc          | umentos y referencias1                                    | ١2 |
| 5.                | Defi         | niciones, acrónimos y abreviaturas1                       | 12 |

## 1. Introducción

El presente trabajo fue realizado en el curso de Microarquitectura y Softcores de la Carrera de Especialización en Sistemas Embebidos, Facultad de Ingeniería, UBA. Consiste en la implementación de un oscilador senoidal controlado numéricamente (NCO, por *numerically controlled oscillator*) en un sistema embedido con un procesador (PS, por *Processor System*) y un FPGA (o PL, por *Programmable Logic*).

La ventaja de esta implementación mixta es aprovechar la alta velocidad de la Lógica Programable (FPGA o PL) y, a la vez, la flexibilidad de programar un procesador. En este caso en particular, con una FPGA habíamos logrado un generador de señal senoidal de 12 bits, con un rango de frecuencias entre 2 MHz y 0,25 Hz. La documentación del proyecto inicial en FPGA descripto en VHDL puede consultarse en Caporaletti (2023) [3].

En el presente documento, le agregamos un procesador que controla dicho generador. Esto permite, para comenzar, que los cálculos para configurar adecuadamente el NCO sean realizados directamente por el procesador, simplificando su utilización. Además, puede facilitar su conexión con otros sistemas a través de UART y el puerto que se desee.

#### 1.1. Descripción general

Un NCO senoidal implementa una señal senoidal a partir de una base de tiempo y componentes digitales. En la Figura 1 se aprecian las partes componentes del sistema. El Convertidor Fase-Amplitud (CFA) es una tabla de búsqueda que almacena en memoria los valores de cada muestra de la señal.



Figura 1. Diagrama básico de un NCO.

Si la discretización en el tiempo es de N=10 bits por período, la cantidad de muestras será:

**Discretización en el tiempo:** 
$$2^{10}$$
 *muestras* =  $1024$  *muestras* (1)

En principio, esto implicará 1024 direcciones de memoria (aunque podrían ser menos aprovechando las simetrías de la señal). Esta discretización en el tiempo de 10 bits sería razonable para un DAC con 10 bits de discretización en la amplitud. En nuestro proyecto hemos utilizado una discretización de amplitud de 12 bits.

En la Figura 2 se muestra la implementación del NCO implementada en FPGA. La Tabla de Búsqueda (TdB) posee 10 bits (es decir, 2<sup>10</sup> muestras). Nótese que el contador posee N+R = 30 bits: esto incluye no sólo los N bits que como mínimo debe poseer el contador para recorrer todos los valores de la TdB, sino que además tiene una parte fraccional R que permite enlentencer la frecuencia de salida. Esta relación de los bits de los contadores puede apreciarse en la Figura 3.



Figura 2. Diagrama en bloques del oscilador a implementar.



**Figura 3.** Correspondencia de los bits del incremento I, el contador y la fase.

El Contador de 30 bits (marcado en azul y equivalente a N+R) puede interpretarse como que posee una parte entera y otra fraccional. Si vamos incrementando de a uno el bit 20 del Contador, la Fase para ingresar a la TdB se irá incrementando de uno en uno. Sin embargo, si decidimos incrementar el bit 0, el Contador deberá ir incrementando todos los bits desde 0 a 19 para lograr incrementar una cuenta del bit 20.

Para lograr la frecuencia deseada, el incremento de cada cuenta deberá configurarse en el vector J. Lo que hará el procesador es traducir qué frecuencia corresponde a qué vector J para poder así configurar adecuadamente el NCO.

#### 1.2. Ecuaciones básicas

Partiendo de la Figura 1, puntualizamos las siguientes ecuaciones:

#### NCO senoidal con Procesador y Lógica Programable

Microarquitectura y Softcores, CESE, FIUBA

$$N \\ 2^N \\ Cantidad de muestras por período \\ T_{Reloj} = \frac{1}{F_{Reloj}} \\ Período del reloj o base de tiempo del sistema [seg] \\ T_0 = \frac{T_{Reloj} *2^N}{I} \\ Período de la señal de salida [seg] \\ F_0 = \frac{F_{Reloj} *1}{2^N} \\ Frecuencia de la señal de salida [Hz]$$

Según las ecuaciones (2), la frecuencia de salida es la frecuencia del reloj del sistema dividido la cantidad de muestras y multiplicada por la parte entera I (que corresponde a los bits 20 a 24 de J). Partiendo de la Figura 3, otra forma de escribir la frecuencia es

$$F_0 = \frac{F_{Reloj}*Incremento}{2^{N}*2^{R}} = \frac{F_{Reloj}*Incremento}{2^{N+R}}$$
 (3)

Donde Incremento es el número formado por los J bits (24 en nuestra implementación). N es 10 y R representaría la parte fraccional aunque no es otra cosa que 20 bits. Es decir: N+R = 30 bits. De este modo, con  $F_{Reloj} = 100 \ MHz$ , resulta:

$$F_{0Minima} = \frac{F_{Reloj*1}}{2^{30}} = 0.093 \, Hz \tag{4}$$

$$F_{0_{M\acute{a}xima}} = \frac{F_{Reloj}*33.554.431}{2^{30}} = 3,13 MHz$$
 (5)

La frecuencia máxima corresponde a un número binario de 25 unos, que en hexadecimal se puede escribir como 0x1FFFFFF. Este valor corresponde a Incremento = 33.554.431 en decimal. En Caporaletti (2023) se ha argumentado que esta  $F_{0Minima}$  corresponde a la resolución en frecuencia. Y que, por otro lado, lo razonable es no superar los 2 MHz porque la señal se degradaría demasiado. En cualquier caso, se evidencia que la configuración del incremento J no es trivial y para eso utilizaremos nuestro procesador.

#### 1.3. Obtención del incremento correspondiente a una frecuencia

Si necesitamos obtener el valor del incremento J debemos despejar *Incremento* de la ecuación (3). Esto sería:

$$F_0 * \frac{2^{N+R}}{F_{Reloj}} = Incremento \tag{6}$$

Tomando la ecuación (4) podemos reescribirlo como:

$$\frac{F_0}{F_{0Minima}} = Incremento \tag{7}$$

A la hora de implementarlo debemos tener especial cuidado en cómo hacemos el cálculo si utilizamos tipos enteros. O utilizar directamente números con punto flotante y luego convertir el resultado final a entero sin signo. Si por ejemplo buscamos una frecuencia de 10 kHz, debemos hacer:

$$I = \frac{10 \text{ kHz}}{0.093 \text{ Hz}} = 107.374 \tag{8}$$

## NCO senoidal con Procesador y Lógica Programable

Microarquitectura y Softcores, CESE, FIUBA

Este valor, expresado en binario, equivale a *Incremento* = 0b11010001110001110. Si recalculamos el valor de frecuencia para este número binario entero, la misma resulta  $F_0 = 9999,983~{\rm Hz}$ . Esta aproximación es más precisa que la estabilidad típica de un cristal de cuarzo [6].

## 2. Implementación

## 2.1. Descripción inicial de FPGA

El punto de partida ha sido el desarrollo de NCO senoidal desarrollado en [3]. Allí se desarrolló y probó satisfactoriamente un acumulador de fase (acumulador.vhd), un conversor de fase en amplitud (cfa\_seno.vhd) y una entidad del generador de señal que integraba todas las partes (seno.vhd). Los descriptores se pueden consultar en [4]. En el archivo seno.vhd, la entidad seno (que integra las demás entidades) está definida como:

```
entity se<u>no</u> is
    generic (
        BITS_DATO
                         : positive := 12; -- Bits del valor-dato de salida
                         : positive := 10;
                                            -- Bits necesario para las N muestras
        BITS MUESTRAS
        BITS_INCREMENTO : positive := 25;
                                            -- Bits del incremento J
                         : positive := 30
                                             -- Bits del contador del AF
    );
    port (
                         : in std_logic;
                         : in
                               std_logic;
        s_habilitar_i
                         : in
                               std_logic;
                         : in std_logic_vector(BITS_INCREMENTO - 1 downto 0);
                         : out std_logic_vector(BITS_DATO - 1 downto 0)
    );
end entity seno;
```

De los parámetros se desprende que nuestra señal senoidal posee 12 bits para cuantización de amplitud (4096 niveles), 10 bits para las muestras (1024 muestras), 25 bits para el incremento que ajusta la frecuencia y 30 bits para el contador del acumulador de fase. Por otra parte, el puerto de la entidad posee una única salida: la señal senoidal; y cuatro entradas: la fase (s\_incremento\_i), el reloj, una señal de reset y otra para habilitar. Estas señales, con estos parámetros, es lo que necesito incorporar en un núcleo de propiedad intelectual (IP core). En la Figura 4 puede apreciarse el esquemático del NCO.



Figura 4. Diagrama esquemático del NCO senoidal.

## 2.2. Implementación de núcleo IP con interfaz AXI

Se había mencionado previamente que lo que tiene de engorroso el NCO senoidal implementado en lógica programable es la configuración del contador J que determina la frecuencia. Ésta es la parte que preferimos hacer desde un procesador. Para lograr esto, lo primero será implementar un núcleo IP con una interfaz AXI (por *Advanced eXtensible Interface*) para comunicarse con el procesador. Esto lo hacemos con las herramientas del software Vivado.

Vivado posee una herramienta específica de creación y administración de núcleos IP. Dentro de esa herramienta de "Administración de IP" (Manage IP) elegimos crear un periférico AXI. Así se crearon dos archivos .vhd con sus respectivas entidades dentro: IP\_seno\_v1\_0 y IP\_seno\_v1\_0\_S\_AXI. La entidad IP\_seno\_v1\_0\_S\_AXI es la que implementa la lógica para interpretar la información transmitida por el bus AXI; a esta entidad se incorporó la entidad seno. La entidad IP\_seno\_v1\_0 posee las conexiones al puerto AXI y es desde la cuál deben agregarse puertos que se puedan conectar a otroa bloques externos al desarrollo del núcleo IP en sí. Estos dos archivos debieron ser modificados para lograr la integración.

Primero se modificó la entidad IP\_seno\_v1\_0\_S\_AXI. Dentro de la definición de su arquitectura, se incorporaron las siguientes conexiones:

Por un lado, se conecta el reloj de la entidad seno al reloj de la interfaz AXI. Luego, se utilizó el registro slv\_reg0 (de 32 bits) como entradas a la entidad seno: 1 bit para reset, 1 bit para habilitar y 25 bits para el contador J que determina la frecuencia. Además, agregamos en la interfaz AXI una conexión salida o que permita exteriorizar la señal del NCO senoidal.

Para esta conexión definimos previamente la señal y algunas constantes:

```
signal salida_o : std_logic_vector(C_S_BITS_DATO - 1 downto 0);
constant C_S_BIT_RESET : positive := C_S_AXI_DATA_WIDTH - 1;
constant C_S_BIT_HABILITAR : positive := C_S_AXI_DATA_WIDTH - 2;
```

Los bits de reset y habilitar son establecidos como los más significativos del dato recibido. Por otra parte, la señal salida\_o a su vez se conecta con la conexión S\_SALIDA que se pasó a definir en el puerto de la entidad IP\_seno\_v1\_0\_S\_AXI. Conexión (línea 148):

```
S_SALIDA <= salida_o;</pre>
```

Esta conexión del puerto y los parámetros quedaron definidos en la entidad:

También podríamos haber conectado la salida de seno con la conexión S\_SALIDA del puerto de IP\_seno\_v1\_0\_S\_AXI. Pero optamos por crear una nueva señal para ir paso a paso en la modificación del código. Al inicio están definidos los parámetros de la cantidad de bits del contador J y de la salida del NCO.

La otra parte fue conectar la salida del NCO senoidal a una nueva conexión que se debió crear en la entidad IP\_seno\_v1\_0. Esto se aprecia en la definición de la entidad:

Primero debimos incorporar el parámetro que define los 12 bits de la salida del NCO senoidal. Luego agregamos la conexión s\_seno en el puerto. En la arquitectura de la entidad IP\_seno\_v1\_0, se mapeó esta conexión s\_seno con la que viene de la entidad IP\_seno\_v1\_0\_S\_AXI. De este modo se logró que la señal senoidal pase del NCO a un puerto de salida de la entidad superior IP\_seno\_v1\_0\_squede disponible para su uso.

#### 2.3. Proyecto con ILA para evaluación

Finalmente, en Vivado iniciamos un proyecto que incluya nuestro recientemente creado núcleo IP. El esquema quedó de la siguiente forma:



Figura 5. Diagrama esquemático del proyecto de evaluación.

Como puede apreciarse, la entidad IP\_seno\_0 posee una salida de 12 bits, que es la señal senoidal. Hemos conectado a la salida un ILA para poder capturar esta señal. Un ejemplo se muestra en la Figura 6.



Figura 6. Captura de la señal senoidal.

Para lograr la señal, programamos el procesador. Para esto utilizamos el entorno SDK. El código utilizado:

## 3. Conclusiones

A lo largo del presente trabajo hemos presentado el desarrollo de un NCO implementado con una FPGA y un procesador. La combinación de ambos núcleos nos brinda velocidad de procesamiento y versatilidad de aplicaciones. El uso de la FPGA queda así entonces como una herramienta fundamental para aplicaciones complejas.

## 4. Documentos y referencias

- [1] Álvarez, Nicolás. "NCO (Numerically Controlled Oscillator)" (presentación), Sistemas Digitales 66.17, Facultad de Ingeniería, UBA.
- [2] Álvarez, Nicolás (2018). "Circuitos lógicos programables: Ciclo de desarrollo con Vivado (Práctica 1)", curso de Circuitos Lógicos Programables, CESE, Facultad de Ingeniería, UBA.
- [3] Caporaletti, Guillermo F. (2023). "Oscilador senoidal controlado numéricamente (NCO senoidal)" (Trabajo Final), curso de Circuitos Lógicos Programables, CESE, Facultad de Ingeniería, UBA. Consultar en: <a href="https://github.com/gcapora/CESE\_CLP\_TP/blob/main/Documentos/Caporaletti.%20N\_CO%20senoidal%2C%20Trabajo%20Final%20CLP%2C%20Co18.pdf">https://github.com/gcapora/CESE\_CLP\_TP/blob/main/Documentos/Caporaletti.%20N\_CO%20senoidal%2C%20Trabajo%20Final%20CLP%2C%20Co18.pdf</a>
- [4] Repositorio del proyecto NCO senoidal: <a href="https://github.com/gcapora/CESE">https://github.com/gcapora/CESE</a> CLP TP.
- [5] Repositorio del proyecto NCO senoidal implementado con PL y LP: https://github.com/gcapora/CESE MyS TF.
- [6] Wikipedia, "Oscilador de cristal". Consultado en: <a href="https://es.wikipedia.org/wiki/Oscilador de cristal">https://es.wikipedia.org/wiki/Oscilador de cristal</a> (junio de 2023).

## 5. Definiciones, acrónimos y abreviaturas

- 1. ADC Conversor Analógico-Digital
- 2. CESE Carrera de Especialización en Sistemas Embebidos
- 3. DAC Conversor Digital-Analógico
- 4. FIUBA Facultad de Ingeniería de la Universidad de Buenos Aires
- 5. FPGA Matriz de compuertas lógicas programables (Field Programable Gate Array)
- 6. LUT Look-up table, equivalente a TdB
- 7. N/A No aplica
- 8. ppm Parte por millón
- 9. TdB Tabla de búsqueda, equivalente a LUT